Thu tàng
0Hữu dụng +1
0
Dụng vu ASSP,ASIC hòa đê thành bổn FPGA sở châm đối đích thị tràng lĩnh vực đích sản phẩm
Artix-7 hệ liệt: Tương đối vu Spartan-6 hệ liệt nhi ngôn, Artix-7 hệ liệt công háo hàng đê liễu nhất bán, thành bổn hàng đê liễu 35%, thải dụng tiểu hình hóa phong trang, thống nhất đích Virtex hệ liệt giá cấu, năng mãn túc đê thành bổn đại phê lượng thị tràng đích tính năng yếu cầu, giá dã chính thị thử tiền ASSP, ASIC hòa đê thành bổn FPGA sở châm đối đích thị tràng lĩnh vực.
Ngoại văn danh
Artix-7
Ưu điểm
Hàng đê thành bổnHòa công háo, dã năng đề cao tính năng hòa dung lượng

Hệ liệt nhu cầu

Bá báo
Biên tập
Tân sản phẩm hệ liệt kí năng mãn túc điện trì cung điện đích tiện huề thức siêu thanh ba thiết bị đích đê công háo cao tính năng nhu cầu, hựu năng mãn túc thương dụng sổ mã tương cơ kính đầu khống chế đích tiểu hình, đê công háo yếu cầu, hoàn năng mãn túc quân dụng hàng không điện tử hòa thông tín thiết bị nghiêm cách đích SWAP-C ( đại tiểu, trọng lượng, công háo hòa thành bổn ) yếu cầu.
Toàn tân thống nhất giá cấu chi trì khả khoách triển tính, đề cao sinh sản suất
Sở hữu 7 hệ liệt FPGA quân thải dụng thống nhất giá cấu, sử khách hộ tại công năng phương diện thu phóng tự như, kí năng hàng đê thành bổn hòa công háo, dã năng đề cao tính năng hòa dung lượng, tòng nhi hàng đê đê thành bổn hòa cao tính năng hệ liệt sản phẩm đích khai phát bộ thự đầu tư. Cai giá cấu kiến lập tại đại hoạch thành công đích Virtex-6 hệ liệt giá cấu cơ sở chi thượng, chỉ tại giản hóa đương tiền Virtex-6 hòa Spartan-6 FPGA thiết kế phương án đích trọng dụng. Thử ngoại, cai giá cấu hoàn đắc đáo nghiệp kinh nghiệm chứng kinh đích EasyPath? FPGA thành bổn hàng đê giải quyết phương án đích chi trì, khả xác bảo tương thành bổn hàng đê 35%, thả vô nhu tăng lượng chuyển hoán hoặc công trình đầu tư, tòng nhi tiến nhất bộ đề cao liễu sinh sản suất.
Đối vu hi vọng lợi dụng tối tân 7 hệ liệt FPGA tiến nhất bộ thật hiện tiết năng hoặc đề cao hệ thống tính năng hòa dung lượng đích khách hộ lai thuyết, tha môn khả dĩ tiên dụng Virtex-6 hòa Spartan-6 FPGA tiến hành thiết kế, nhiên hậu tại thời cơ thành thục thời tương thiết kế phương án tiến hành di thực. Giá chủng thống nhất giá cấu tùy trứ tái linh tư đích AMBA AXI hỗ liên tiêu chuẩn đích thải dụng nhi đắc đáo giản hóa, chi trì tức sáp tức dụng hình IP đích sử dụng, tòng nhi hữu trợ vu khách hộ đề cao sinh sản suất, hàng đê khai phát thành bổn.
SAIC công tư Cloudshield Technologies phụ trách hệ thống giá cấu đích thủ tịch kỹ thuật quan Andy Norton chỉ xuất: “Tái linh tư thông quá chỉnh hợp 6-LUT giá cấu tịnh dữ ARM hợp tác khai triển AMBA quy phạm công tác, sử giá ta sản phẩm chi trì IP trọng dụng, khả di thực tính hòa khả dự kiến tính. Nhất cá thống nhất đích giá cấu, nhất cá tân đích nhất cải cố hữu tư duy mô thức đích dĩ xử lý khí vi trung tâm đích khí kiện, gia thượng nhất cá thải dụng tân nhất đại công cụ đích phân tằng thiết kế lưu trình, bất cận khả đại phúc đề cao sinh sản suất, linh hoạt tính hòa phiến thượng hệ thống tính năng, đồng thời hoàn tương giản hóa tiền đại giá cấu đích di thực công tác.”
Giá ta sản phẩm thải dụng tương đồng đích la tập giá cấu, Block RAM, thời chung kỹ thuật, DSP thiết phiến hòa SelectIO? Kỹ thuật, tịnh kiến lập tại tiền đại thải dụng tái linh tư chuyên lợi Virtex hệ liệt ASMBL? Mô khối giá cấu đích sản phẩm đích cơ sở thượng. Tân nhất đại ASMBL giá cấu đề cung liễu tiền sở vị hữu đích cao linh hoạt tính dữ khả khoách triển tính, sử khách hộ năng cao hiệu toàn diện địa phát huy la tập mật độ ưu thế.

Ngạnh kiện tham sổ

Bá báo
Biên tập
CPU: Xilinx Artix-7 XC7A35/50/75/100T FPGA
ROM: 256Mbit NOR FLASH
RAM: 2x 128M/256MByte DDR3
EEPROM: 2Kbit
Võng lạc: 1x Ethernet, 10/100/1000M tự thích ứng
LED: 2x cung điện chỉ kỳ đăng, 3x khả biên trình chỉ kỳ đăng
Án kiện: 2x phục vị án kiện ( FULL RESET, PROGRAM RESET ), 2x dụng hộ khả biên trình án kiện
ADC: Song thông đạo, 1.8Vp-p, 12bit, tối cao 250MHz thải dạng suất, LVDS tín hào thâu xuất
DAC: 175MHz, 12bit, tối đại thâu xuất điện lưu 5mA
XADC: Song thông đạo, 12bit, 1MHz, 1.25Vp-p
Thác triển IO: 1x SRIO TX, 1x SRIO RX, 2 thông đạo, đan thông đạo tối cao tốc suất 5GBaud, HDMI tọa; 1x PCIe 4x(Gen2), 2 thông đạo, đan thông đạo tối cao thông tín tốc suất 5GBaud; 2x 48pin âu thức liên tiếp khí, GPIO thác triển; 1x I2C, HDMI tọa
Phảng chân khí tiếp khẩu: 1x 14pin JTAG tiếp khẩu, gian cự 2.00mm
Khải động phương thức: 1x 2bit khải động phương thức tuyển trạch bát mã khai quan
Xuyến khẩu: 1x UART, Micro USB tiếp khẩu, đề cung 4 châm TTL điện bình trắc thí đoan khẩu
Điện nguyên khai quan: 1x điện nguyên bát mã khai quan
Điện nguyên tiếp khẩu: 1x 12V 2A trực lưu thâu nhập DC417 điện nguyên tiếp khẩu, ngoại kính 4.4mm, nội kính 1.65mm

Nhuyễn kiện tham sổ

Bá báo
Biên tập
Vivado bản bổn hào: 2015.2
Khai phát tư liêu
Đề cung thải tập tạp nguyên lý đồ, nhập môn giáo trình, phong phú đích Demo trình tự;
Đề cung hoàn chỉnh đích nhuyễn kiện khai phát bao, dĩ cập phối sáo đích C66x DSP hệ thống khai phát văn đương.

Kỹ thuật chi trì

Bá báo
Biên tập
Hiệp trợ giải quyết án chiếu dụng hộ thủ sách thao tác xuất hiện đích dị thường vấn đề;
Hiệp trợ sản phẩm cố chướng phán định;
Hiệp trợ chính xác biên dịch dữ vận hành sở đề cung đích nguyên đại mã;
Hiệp trợ tiến hành sản phẩm nhị thứ khai phát;
Đề cung trường kỳ đích thụ hậu phục vụ.

Hạch tâm bản đặc tính

Bá báo
Biên tập
Thải tập tạp công tác hoàn cảnh
Hoàn cảnh tham sổ \ tối tiểu trị \ điển hình trị \ tối đại trị
Công tác ôn độ ( công nghiệp cấp ) \-40°C\-\85°C
Công tác điện áp \-\12V\

Chủ yếu đặc điểm

Bá báo
Biên tập
Song thông đạo 250MSPS*12Bit cao tốc cao tinh độ ADC, nhất lộ 175MSPS*12Bit cao tốc cao tinh độ DAC, mãn túc đa chủng sổ cư thải tập nhu cầu;
Chi trì PCI Express 2.0 tiêu chuẩn, đề cung PCIe x2 cao tốc sổ cư truyện thâu tiếp khẩu, đan thông đạo thông tín tốc suất khả cao đạt 5GBaud;
FPGA tâm phiến XC7A35/50/75/100T khả tuyển, DDR3-1333 256MB/512MB khả tuyển, NOR FLASH 256Mb, khả căn cư khai phát nhu cầu tự do đáp phối, thành bổn khả khống;
Chi trì thiên triệu cao tốc võng khẩu cập I2C đẳng thường kiến tiếp khẩu, thác triển năng lực cường;
Đề cung bản tạp nguyên lý đồ hòa phong phú đích khai phát lệ trình, nhập môn giản đan.

Vận dụng lĩnh vực

Bá báo
Biên tập
Cao tốc sổ cư thải tập xử lý hệ thống
Cao đoan đồ tượng xử lý thiết bị
Cao đoan âm thị tần sổ cư xử lý
Thông tín hệ thống
Cao tinh độ nghi khí nghi biểu
Cao đoan sổ khống hệ thống