QuickPath Interconnect

Материал из Википедии — свободной энциклопедии
(перенаправлено с «Common System Interface»)
Перейти к навигации Перейти к поиску

Intel QuickPath Interconnect(QuickPath,сокр.QPI,ранееCommon System Interface,CSI) — последовательнаякэш-когерентнаяшинатипа точка-точка разработанная фирмойIntelдля соединенияпроцессоровв многопроцессорных системах и для передачи данных между процессором ичипсетом.QPI создавалась в ответ на разработанную ранее консорциумом во главе с фирмойAMDшинуHyperTransport[1][2].

Шина QuickPath была создана для замены применявшейся ранее шиныFront Side Bus,которая осуществляла связь между центральным процессором и северным мостом материнской платы. Первые процессоры с интерфейсом QuickPath были выпущены на рынок в2008 году.По состоянию на начало2010 года,внешний интерфейс QuickPath используется только в сериях процессоровXeonиCore i7с ядромNehalemдля разъёмаLGA 1366,а также будет использоваться в следующем поколенииItanium(ядро Tukwila)[3].При этомчипсетыдля разъёмаLGA 1366используют шинуDMIдля связи между северным и южным мостом. Процессоры для разъёмаLGA 1156не имеют внешнего интерфейса QuickPath, поскольку чипсеты для данного разъёма поддерживают только однопроцессорную конфигурацию, а функциональность северного моста встроена в сам процессор (и, следовательно, для связи процессора с аналогом южного моста используется шина DMI). Однако внутри процессораLGA 1156связь между ядрами и встроенным контроллеромPCIeосуществляется через встроенную шину QuickPath[4][5].

Каждое соединение шины QuickPath состоит из пары односторонних каналов, каждый из которых физически реализован как 20 дифференциальных пар проводов. Данные передаются в виде пакетов (дейтаграмм). Пропускная способность одного канала составляет от 4,8 до 6,4 GT/s (гигатранзакций в секунду). Одна передача содержит 16 бит полезной нагрузки, следовательно, теоретическая суммарная пропускная способность одного соединения (в двух направлениях) — от 19,2 до 25,6 гигабайт в секунду (то есть от 9,6 до 12,8 гигабайт/с в каждую сторону); при этом один процессор может иметь несколько соединений.

Похожие интерфейсы

[править|править код]

Идея подобных интерфейсов не нова, и, например, издание THG так описывает происхождение этой шины:[6]

Решение, выбранное Intel под названием QuickPath Interconnect (QPI), не является чем-то новым; оно представляет собой встроенный контроллер памяти и очень быструю последовательную шину «точка-точка». Подобная технология была представлена пять лет назад в процессорах AMD, но на самом деле она ещё старше. Подобные принципы, которые заметны в продуктах AMD и теперь Intel, представляют собой результат работы, проделанной десять лет назад инженерами DEC во время разработки Alpha 21364 (EV7). Поскольку многие бывшие инженеры DEC перешли в компанию из Санта-Клары, неудивительно, что подобные принципы выплыли в последней архитектуре Intel.

  1. Intel gets knickers in a twist over Tanglewood(англ.).The Inquirer (13 декабря 2005). Дата обращения: 6 января 2010.Архивировано11 сентября 2007 года.
  2. Intel's CSI to outperform AMD's Hypertransport(англ.).The Register (12 декабря 2005). Дата обращения: 6 января 2010. Архивировано изоригинала23 февраля 2012 года.
  3. World's First 2-Billion Transistor Microprocessor(англ.).Дата обращения: 6 января 2010.Архивировано10 февраля 2010 года.
  4. Обзор и тестирование процессоров Intel Core i5-750 и Core i7-870.Ferra.ru (9 октября 2009). Дата обращения: 27 мая 2010. Архивировано изоригинала18 мая 2010 года.
  5. QPI, Integrated Memory, PCI Express, And LGA 1156(англ.).Tom's Hardware (8 сентября 2009). Дата обращения: 27 мая 2010. Архивировано изоригинала23 февраля 2012 года.
  6. Intel Core i7 (Nehalem): новая архитектура | THG.RU.Дата обращения: 12 апреля 2011.Архивировано19 ноября 2011 года.