Gia nhập tinh kế hoa, nâm khả dĩ hưởng thụ dĩ hạ quyền ích:

  • Sang tác nội dung khoái tốc biến hiện
  • Hành nghiệp ảnh hưởng lực khoách tán
  • Tác phẩm bản quyền bảo hộ
  • 300W+ chuyên nghiệp dụng hộ
  • 1.5W+ ưu chất sang tác giả
  • 5000+ trường kỳ hợp tác hỏa bạn
Lập tức gia nhập

logo

logo
  • 2
  • 6
  • Phân hưởng
99999
Khóa trình chương tiết
  • Khóa trình giới thiệu
  • Thôi tiến khí kiện
  • Tương quan thôi tiến
  • Điện tử sản nghiệp đồ phổ
Thân thỉnh nhập trú Sản nghiệp đồ phổ
Sơ cấp

Xilinx FPGA tiến giai giáo học chi PCIE tiếp khẩu khai phát

2021/01/21
22.8 vạn
  • 6 bình luận
Duyệt độc nhu 4 Phân chung
Gia nhập giao lưu quần
Tảo mã gia nhập
Hoạch thủ công trình sư tất bị lễ bao
Tham dữ nhiệt điểm tư tấn thảo luận

Hảo cửu bất kiến, cha môn ma nhĩ ba đích minh tinh giảng sư thái vũ kiệt hựu hồi lai nga ~ kếThần kinh võng lạc,SoC chi hậu, thái vũ kiệt lão sư hựu thôi xuất liễu toàn tân đích 《XilinxFPGATiến giai giáo học chiPCIETiếp khẩu khai phát 》, hưởng ứng đồng học môn đích hô thanh, giá cá khóa trình chân đích phi thường thích hợp sơ học giả sử dụng nga ~


Bổn khóa trình chúc vu Xilinx FPGA đích kỹ năng bồi huấn, dụng vu giáo thụ như hà sử dụngKhai phát bảnThượng đích PCIE tiếp khẩu, bao hàmNgạnh kiện khai phátDĩ cậpNhuyễn kiện khai phátLưỡng cá bộ phân. Do 4 cá cơ sở thật nghiệm dĩ cập 2 cá thật chiến thật nghiệm giáo đại gia do thiển nhập thâm đích chưởng ác PCIE tiếp khẩu đích khai phát. Học tập hoàn thử khóa trình, học viên khả dĩ tương FPGA thông quá PCIE sáp tào sáp đáo điện não chủ cơ thượng, sử đắc FPGA thành vi điện não đích phụ chúc gia tốc tạp, hoặc giả phản quá lai, sử đắc điện não biến thành FPGA đích phụ chúc thiết bị.

Học viên nhu yếu chuẩn bị nhất đài PC cơ dĩ cập nhất trương đái PCIE tiếp khẩu đích Xilinx FPGA khai phát bản, bộ phân chi trì đích hình hào như phụ lục,Thỉnh trực tiếp điểm kích “Khóa trình mục lục - phụ kiện hạ tái - đái PCIE tiếp khẩu đích bộ phân Xilinx FPGA khai phát bản” hoạch thủ.


Khóa trình lượng điểm:

  • Ngạnh kiện khai phát dữ nhuyễn kiện khai phát kết hợp

  • 4 cá cơ sở thật nghiệm +2 cá thật chiến thật nghiệm

  • FPGA miểu biến điện não đích phụ chúc gia tốc tạp

  • Điện não miểu biến FPGA đích phụ chúc thiết bị


Tri thức trữ bị:

  • Vivado công cụ đích sử dụng

  • AXITổng tuyếnĐích lý giải

  • C ngữ ngôn biên trình

  • LinuxDữ GCC công cụ sử dụng kinh nghiệm


Công cụ chuẩn bị:

  • PC cơ

  • Đái PCIE tiếp khẩu đích Xilinx FPGA khai phát bản


Khóa trình tường tình giản giới:

Đệ nhất tiết: 0_ khóa trình tổng thuật

Giản đan đích giới thiệu nhất hạ PCIE tiếp khẩu, bổn khóa trình nội dung

Đệ nhị tiết: 1_user_axi_lite thật nghiệm

Đệ nhất cá cơ sở thật nghiệm, giáo thụ như hà sử dụng PC lai thông quá user tiếp khẩu phóng vấn FPGA đích la tập mô khối, trọng điểm: Ngạnh kiện công trình đích đáp kiến, PC cơ thượng nhuyễn kiện khu động đích biên dịch, khu động đích sử dụng ( user tiếp khẩu đích biên trình )

Đệ tam tiết: 2_bypass_axi_lite

Đệ nhị cá cơ sở thật nghiệm, giáo thụ như hà sử dụng PC lai thông quá bypass tiếp khẩu phóng vấn FPGA đích la tập mô khối, trọng điểm: bypass tiếp khẩu dữ user tiếp khẩu đích khu biệt, khu động đích sử dụng ( bypass tiếp khẩu đích biên trình )

Đệ tứ tiết: 3_stream_axis

Đệ tam cá cơ sở thật nghiệm, giáo thụ như hà sử dụng XDMAIP thượng đích stream tiếp khẩu, trọng điểm: AXI Stream tiếp khẩu đích công tác mô thức, ngạnh kiện đích thiết kế, khu động đích sử dụng ( stream tiếp khẩu đích biên trình )

Đệ ngũ tiết: 4_mm_axi4

Đệ tứ cá cơ sở thật nghiệm, giáo thụ như hà sử dụng XDMA IP thượng đích AXI-HP tiếp khẩu, trọng điểm: Ngạnh kiện đích thiết kế, khu động đích sử dụng ( AXI-HP tiếp khẩu đích biên trình )

Đệ lục tiết: 5_pc_as_slave

Đệ nhất cá thật chiến thật nghiệm, giáo thụ như hà cơ vu XDMA IP thượng đích stream tiếp khẩu tố văn chương, sử đắc điện não biến thành FPGA đích phụ chúc thiết bị. Trọng điểm: AXI-stream tiếp khẩu, thủ hộ tiến trình, AXI HP Master, DMA IP thiết kế, ILA tại tuyến điều thí

Đệ thất tiết: 6_vpu_pcie_demo

Đệ nhị cá thật chiến thật nghiệm, giáo thụ như hà tương FPGA biến thành điện não đích phụ chúc gia tốc tạp, bổn thật nghiệm thiệp cập đáo liễu cơ sở thật nghiệm 1 dữ 4, thật nghiệm trung sử dụng đáo đíchQuyển tích thần kinh võng lạcGia tốc khí đíchNgạnh kiện thiết kếBất thị bổn khóa trình đích trọng điểm, lai tự vu chi tiền đích SOC khóa trình.

Thôi tiến khí kiện

Canh đa khí kiện
Khí kiện hình hào Sổ lượng Khí kiện hán thương Khí kiện miêu thuật Sổ cư thủ sách ECAD mô hình Phong hiểm đẳng cấp Tham khảo giới cách Canh đa tín tức
XC7A15T-2CPG236I 1 AMD Xilinx Field Programmable Gate Array, 1300 CLBs, PBGA236, BGA-236

ECAD mô hình

Hạ tái ECAD mô hình
$47.36 Tra khán
ATF1508ASV-15AU100 1 Atmel Corporation EE PLD, 15ns, 128-Cell, PQFP100, 14 X 14 MM, 1 MM HEIGHT, 0.50 MM PITCH, GREEN, PLASTIC, MS-026AED, TQFP-100
$5.53 Tra khán
EP4CE6U14I7N 1 Altera Corporation Field Programmable Gate Array, 6272-Cell, PBGA256, LEAD FREE, UBGA-256
$19.6 Tra khán

Tương quan thôi tiến

Điện tử sản nghiệp đồ phổ