Khiêu chuyển đáo nội dung

Hiện tràng khả biên trình la tập môn trận liệt

本页使用了标题或全文手工转换
Duy cơ bách khoa, tự do đích bách khoa toàn thư
( trọng định hướng tựFPGA)
Nhất cá hữu 20,000 cá đan nguyên đích Altera FPGA

Hiện tràng khả trình thức hóa la tập áp trận liệt( anh ngữ:Field Programmable Gate Array,Súc tả viFPGA), tha dĩPAL,GAL,CPLDĐẳngKhả biên trình la tập khí kiệnVi kỹ thuật cơ sở phát triển nhi thành. Tác viĐặc thù ứng dụng tập thành điện lộTrung đích nhất chủng bán định chế điện lộ, tha kí di bổToàn định chếĐiện lộ bất túc, hựu khắc phục nguyên hữuKhả biên trình la tập khống chế khíLa tập áp sổ hữu hạn đích khuyết điểm.

Khái yếu

[Biên tập]

Mục tiền dĩNgạnh thể miêu thuật ngữ ngôn(VerilogHoặcVHDL) miêu thuật đích la tập điện lộ, khả dĩ lợi dụngLa tập hợp thànhHòaBố cục,Bố tuyếnCông cụ nhuyễn kiện, khoái tốc địa thiêu lục chí FPGA thượng tiến hành trắc thí, giá nhất quá trình thị hiện đạiTập thành điện lộ thiết kế nghiệm chứngĐích kỹ thuật chủ lưu. Giá ta khả biên trình la tập nguyên kiện khả dĩ bị dụng lai thật hiện nhất ta cơ bổn đíchLa tập ápSổ tự điện lộ( bỉ nhưDữ môn,Hoặc môn,Dị hoặc môn,Phi môn) hoặc giả canh phục tạp nhất ta đích tổ hợp la tập công năng, bỉ như dịch mã khí đẳng. Tại đại đa sổ đích FPGA lí diện, giá ta khả biên tập đích nguyên kiện lí dã bao hàm ký ức nguyên kiện, lệ nhưChính phản khí( Flip-flop ) hoặc giả kỳ tha canh gia hoàn chỉnh đích ký ức khối, tòng nhi cấu thànhThời tự la tập điện lộ.

Hệ thống thiết kế sư khả dĩ căn cư nhu yếu, thông quá khả biên tập đích liên tiếp, bả FPGA nội bộ đích la tập khối liên tiếp khởi lai. Giá tựu hảo tượng nhất cá điện lộ thí nghiệm bản bị phóng tại liễu nhất cá tâm phiến lí. Nhất cá xuất hán hậu đích thành phẩm FPGA đích la tập khối hòa liên tiếp khả dĩ án chiếu thiết kế giả đích nhu yếu nhi cải biến, sở dĩ FPGA khả dĩ hoàn thành sở nhu yếu đích la tập công năng.

FPGA nhất bàn lai thuyết bỉĐặc thù ứng dụng tích thể điện lộ( ASIC ) đích tốc độ yếu mạn, vô pháp hoàn thành canh phục tạp đích thiết kế, tịnh thả hội tiêu háo canh đa đích điện năng. Đãn thị, FPGA cụ hữu ngận đa ưu điểm, bỉ như khả dĩ khoái tốc thành phẩm, nhi thả kỳ nội bộ la tập khả dĩ bị thiết kế giả phản phục tu cải, tòng nhi cải chính trình tự trung đích thác ngộ, thử ngoại, sử dụng FPGA tiến hành trừ thác đích thành bổn giác đê. Hán thương dã khả năng hội đề cung tiện nghi, đãn thị biên tập năng lực hữu hạn đích FPGA sản phẩm. Nhân vi giá ta tâm phiến hữu đích khả biên tập năng lực giác soa, sở dĩ giá ta thiết kế đích khai phát thị tại phổ thông đích FPGA thượng hoàn thành đích, nhiên hậu tương thiết kế chuyển di đáo nhất cá loại tự vu chuyên dụng tập thành điện lộ đích tâm phiến thượng. Tại nhất ta kỹ thuật canh tân bỉ giác khoái đích hành nghiệp, FPGA kỉ hồ thị điện tử hệ thống trung đích tất yếu bộ kiện, nhân vi tại đại phê lượng cung hóa tiền, tất tu tấn tốc thưởng chiêm thị tràng, giá thời FPGA phương tiện linh hoạt đích ưu thế tựu hiển đắc ngận trọng yếu.

Dữ CPLD đích bỉ giác

[Biên tập]

Vi liễu đạt đáo thượng thuật mục đích, lánh nhất chủng phương pháp thị thải dụngPhục tạp khả trình thức la tập trang trí( CPLD ) nhi bất thị FPGA.

Tảo tại 1980 niên đại trung kỳ, FPGA dĩ kinh tạiKhả trình thức la tập trang tríThiết bị trung trát căn.CPLDHòa FPGA đô bao quát liễu nhất ta tương đối đại sổ lượng đích khả dĩ biên tập la tập đan nguyên. CPLD la tập môn đích mật độ tại kỉ thiên đáo kỉ vạn cá la tập đan nguyên chi gian, nhi FPGA thông thường thị tại kỉ vạn đáo kỉ bách vạn.

CPLD hòa FPGA đích chủ yếu khu biệt thị tha môn đích hệ thống kết cấu. CPLD đích kết cấu cụ hữu nhất định đích cục hạn tính. Giá cá kết cấu do nhất cá hoặc giả đa cá khả biên tập đích kết quả chi hòa đích la tập tổ liệt hòa nhất ta tương đối thiếu lượng đích tỏa định đích ký tồn khí tổ thành. Giá dạng đích kết quả thị khuyết phạp biên tập linh hoạt tính, đãn thị tha đích ưu điểm thị, kỳ diên trì thời gian dịch vu dự kế, la tập đan nguyên đối liên tiếp đan nguyên bỉ suất giác cao. Nhi FPGA cụ hữu đích liên tiếp đan nguyên sổ lượng ngận đại, giá dạng tuy nhiên nhượng tha khả dĩ canh gia linh hoạt đích biên tập, đãn thị kết cấu khước phục tạp đắc đa.

CPLD hòa FPGA lánh ngoại nhất cá khu biệt thị đại đa sổ đích FPGA hàm hữu cao tằng thứ đích nội trí mô khối ( bỉ như gia pháp khí hòa thừa pháp khí ) hòa nội trí đích tồn trữ khí. Nhất cá do thử đái lai đích trọng yếu khu biệt thị, ngận đa tân đích FPGA chi trì hoàn toàn đích hoặc giả bộ phân đích hệ thống nội trọng tân phối trí. Duẫn hứa tha môn đích thiết kế tùy trứ hệ thống thăng cấp hoặc giả động thái trọng tân phối trí nhi cải biến. Nhất ta FPGA khả dĩ nhượng thiết bị đích nhất bộ phân trọng tân biên tập, nhi kỳ tha bộ phân kế tục chính thường vận hành.

Cơ bổn tổ thành

[Biên tập]
  • Tĩnh thái tùy cơ tồn thủ tồn trữ khí( SRAM ) - cơ ô tĩnh thái ký ức thể static memory kỹ thuật. Hệ thống nội khả trình thức hóa hòa tái trình thức hóa ( re-programmable ). Tu yếu ngoại bộ khải động nguyên kiện ( external boot devices ).CMOS.
  • Phản dung ti(Anh ngữ:antifuse)- khả thiêu lục nhất thứ. Thông thường vi CMOS.
  • PROM(Nhất thứ tính khả biên trình EPROM) - khả trình thức hóa duy độc ký ức thể kỹ thuật, khả thiêu lục nhất thứ. Sử dụng tố liêu phong trang, vô song, bất năng thanh trừ nội dung.
  • EPROM- khả thanh trừ khả trình thức hóa duy độc ký ức thể kỹ thuật, hữu song, kinh tử ngoại tuyến chiếu xạ khả thanh trừ nội dung.
  • EEPROM- khả điện khí thanh trừ khả trình thức hóa duy độc ký ức thể kỹ thuật, khả dụng điện khí tấn hào thanh trừ nội dung.
  • Thiểm tồn- nhất chủng đặc thù đích EEPROM.
  • Dung ti- khả thiêu lục nhất thứ. Thông thường vi song cực tính đích. Bất năng thanh trừ nội dung.

Hán thương

[Biên tập]
  • XilinxThị toàn cầu đệ nhất đại FPGA cung ứng thương, ô 2022 niên 2 nguyệt bịAMDThu cấu.
  • AlteraThị FPGA đích lĩnh tiên hán thương, ô 2016 niên bịIntelThu cấu.
  • ACTELCung ứng Anti-fuse/Flash hình đích đê công háo, hỗn hợp tấn hào FPGA, đan tâm phiến, tri danh đích sản phẩm gia tộc hữu Fusion, PolarFire, IGLOO hòa ProASIC3. Actel ô 2010 niên bịMicrosemiThu cấu, nhi Microsemi hựu ô 2018 niên bịMicrochipThu cấu.
  • Lattice SemiconductorĐề cung hữu SRAM dĩ cập phi dịch thất, cơ vu flash đích FPGA
  • Achronix SemiconductorHữu tại khai phát trung phi thường khoái đích FPGA

Tham khảo

[Biên tập]